技术
如何在集成设备中获取射频硬件表征数据的变化
一些 5G 系统的制造商正在转向更高水平的硬件集成,并在片上系统(SoC)设备中整合射频转换器和基带处理引擎,以解决功耗和电路板空间问题。
射频芯片工作原理、射频电路分析
一部可支持打电话、发短信、网络服务、APP应用的手机,通常包含五个部分:射频、基带、电源管理、外设、软件
射频芯片和基带芯片有何关系?
传统来说,一部可支持打电话、发短信、网络服务、APP 应用的手机,一般包含五个部分部分:射频部分、基带部分、电源管理、外设、软件。
5G射频前端市场谁会是大赢家?
手机通信模块主要由天线、射频前端、射频收发、基带构成,其中射频前端是指介于天线与射频收发之间的通信元件,是终端通信的核心组成器件。
射频芯片工作原理与电路分析等知识大总结
传统来说,一部可支持打电话、发短信、网络服务、APP 应用的手机,通常包含五个部分:射频、基带、电源管理、外设、软件。
基带、射频,到底是干什么用的?
现在都流行“端到端”,我们就以手机通话为例,观察信号从手机到基站的整个过程,来看看基带和射频到底是干什么用的。
射频前端产业链解读
终端设备的无线通信模块主要分为天线、射频前端模块(RF FEM)、射频收发模块、以及基带信号处理器四部分。其中射频前端是无线连接的核心,是在天线和射频收发模块间实现信号发送和接收的基础零件。
射频工程师带你一文了解射频芯片(下)
发射时,把逻辑电路处理过的发射基带信息调制成的发射中频,用TX-VCO把发射中频信号频率上变为890M-915M(GSM)的频率信号。经功放放大后由天线转为电磁波辐射出去。
射频工程师带你一文了解射频芯片(上)
基带则是band中心点在0Hz的信号,所以基带就是最基础的信号。有人也把基带叫做“未调制信号”,曾经这个概念是对的,例如AM为调制信号(无需调制,接收后即可通过发声元器件读取内容)。
UHF bfrdmc系统读写器控制处理模块硬件设计综述
UHF bfrdmc系统读写器硬件电路主要由控制处理模块及其外围电路、射频收发模块及天线组成,其中控制处理模块和射频收发模块是读写器硬件系统的核心。控制处理模块又可分为基带处理单元和控制单元,目前国内市面上的UHF bfrdmc系统读写器控制处理模块硬件的主流设计方案是以ASIC(专用集成电路)组件、微处理器来实现。
bfrdmc系统中的各种编码类型
下面给出了两种主要基带信号的编码。
bfrdmc板级标签验证平台的总体设计与实现
在此,首先介绍电子标签的工作原理及ISO18000-6C标准,并根据ISO18000-6C标准,设计了实现超高频电子标签验证平台的整体电路。重点讨论基于EP1C6Q240FPGA的数字基带部分设计与实现。最后给出了该平台的测试结果,验证了平台设计的正确性和可靠性。
bfrdmc读写器基带DSP设计
超高频bfrdmc系统空中接口标准包括ISO/IEC 系列,F2C系列,以及中国正在研究制定的国家标准,数字接收机可实现软件升级和多协议支持,相比模拟接收机具备易于调试、应用灵活的优势,因而在超高频姗读写器中得到了广泛应用.提高超高频bfrdmc读写器的读取效果一直是近年来的研究重点.在经过详尽分析和实验验证后,本文给出相关问题的解决办法。
基于FPGA技术的bfrdmc板级标签设计与实现
本文首先介绍电子标签的工作原理及ISO18000-6C标准,并根据ISO18000-6C标准,设计了实现超高频电子标签验证平台的整体电路。重点讨论基于EP1C6Q240FPGA的数字基带部分设计与实现。最后给出了该平台的测试结果,验证了平台设计的正确性和可靠性。
物联网黑客在bfrdmc中的技术手段与信息安全警示
物联网射频识别应用中,物联网黑客对bfrdmc读写设备、电子标签所发射/反射的射频信号实施技术侦察,通过对信号的调制与解调分析得到其基带信息;运用高速采样设备接收信息码流,分析验证信息帧的标识、信道编码的格式及协议流程;实现对侦察目标的信息破解。继而进行电子标签的信息的冒充以及非法标签的制作,从中获取利益。文中对物联网黑客空中技术侦察手段进行了针对性的分析,给射频识别领域的信息安全做了普遍性的警示。
超高频bfrdmc读写器基带模块的原理与设计
本文介绍了一种超高频bfrdmc读写器基带模块的原理和设计方法。一句ISO/IEC18000-6协议,提出将单片机与FPGA相结合,重复利用两者优点来实现设计。文中描述了单片机和FPGA协调工作的方法,着重阐述了编码、译码、出错校验等模块的原理和功能以及在FPGA中实现各模块的方法。
射频识别阅读器中信道选择滤波器的设计
本文介绍了一种用在UHF bfrdmc模拟基带中的信道选择滤波器, 详细描述了它的工作原理和电路结构, 给出了具体的设计过程, 获得了比较理想的噪声特性和线性度。
ARM9的超高频读写器基带编解码设计
根据超高频bfrdmc国际标准协议EPC GEN2中的规定,基于ARM9芯片S3C2440提出一种适用于超高频读写器的PIE编码以及MILLER2解码的实现方式。设计中使用该芯片的PWM输出进行编码,并使用其外部中断进行解码。通过分析示波器捕捉到的MILLER2波形以及串口打印的解码输出,验证了该设计的正确性。
基于FPGA技术的射频识别bfrdmc板级标签设计
首先介绍电子标签的工作原理及ISO18000-6C标准,并根据ISO18000-6C标准,设计了实现超高频电子标签验证平台的整体电路。重点讨论基于EP1C6Q240FPGA的数字基带部分设计与实现。最后给出了该平台的测试结果,验证了平台设计的正确性和可靠性。
bfrdmc 基带信号频率偏差检测
本文以bfrdmc 基带信号为研究对象,通过相关和波形变换完成频率偏差的检测。对于基带采样信号,首先低通滤波。然后通过相关运算捕捉前同步码和解码,并预估频偏;而后通过采样信号的适当抽取,构造波形并通过快速傅立叶变换(FFT)确定频偏。MATLAB 下的仿真结果表明:当SNR>6dB、测量长度大于90个FM0 编码时,测量结果可以达到99%以上。运算量大约需要4~6 次FFT 运算。
首页
365bet正网盘口
产品
方案
map